高速串行链路(SerDes)设计高级课程

High Speed Serial Links(SerDes)

2018年05月10日-11日   上海

一、为什么参加:

短期课程将首先介绍当今高速串行链路中使用的术语和分析工具,然后介绍发射机电路设计,包括终端、电流模式和电压模式驱动以及预加重技术。接着讨论接收机终端、运放和均衡电路,包括线性判决反馈均衡器、无线收发机中使用PLLs的时钟生成技术。从对type–I和type–II PLLs的基本原理描述开始,将详细讨论模拟、数字和混合PLL架构的电路实现细节,实际电路中的电源噪声抑制技术。时钟和数据恢复(CDR)是所有串行链路应用中的关键功能,我们也将讨论CDR设计的挑战和折衷,包括抖动性能指标(如抖动生成、抖动传递、抖动容限)等CDR相关参数,具体的电路实现细节将为我们的设计提供指南。

This short course begins with an introduction to the nomenclature and analysis tools used in today's high-speed serial links. Transmitter circuit design, including termination, current-mode and voltage-mode drivers, and pre-emphasis techniques will be presented. Receiver termination, amplification, and equalization circuits will be discussed, including linear and decision-feedback equalization Clock generation techniques for wireline transceivers using phase locked loops (PLLs) will be presented. Starting with the description of fundamentals of type - I and type – II PLLs, circuit implementation details of analog, digital, and hybrid PLL architectures will be discussed. Practical considerations such as supply noise mitigation techniques will be described.  Clock and data recovery (CDR) is a key function in all serial link applications. Design challenges and trade-offs involved in the design of CDRs will be described. Jitter performance metrics such as jitter generation, jitter transfer, and jitter tolerance are related to CDR parameters and design guidelines will be provided. Circuit implementation details will be presented.

二、谁应该参加:

参加本课程需要具备基本的模拟电路知识,对SerDes感兴趣的设计工程师,设计经理,在校的高年级本科生、研究生等。 
Advanced undergraduate or graduate students and practicing engineers who wish to develop a solid knowledge of SERDES. A basic understanding of analog circuits is assumed.

三、组织单位:

主办单位
工业和信息化部人才交流中心(MIITEC)
承办单位
上海林恩信息咨询有限公司
协办单位
上海集成电路技术与产业促进中心
南京江北新区人力资源服务产业园
电子产品世界
中国半导体行业协会集成电路分会
江苏省半导体行业协会
南京市集成电路行业协会

四、课程安排:

课程时间:

2018年05月10日—05月11日 (2天)
报到注册时间: 2018年03月19日, 上午8:30-9:00 
课程地点:
 上海集成电路技术与产业促进中心(上海市浦东新区张东路1388号21幢)

五、课程注册费用:

(1)注册费用:4600元/期
(2)芯动力合作单位学员:4200元/期
(3)学生福利:全国高校学生(本硕博)参加国际名家讲堂,享受标准注册费半价福利(2300元/期)
(4)老学员福利:
凡已付费参加任意一期2018年国际名家讲堂,均可本人半价注册费参加后续6个月内任意一期2018年国际名家讲堂
注:

1.学生注册费,需提供学生证或所在学校出具的学生证明(加盖学校或学院公章),扫描件发lynne@miitec.cn,审核通过后即可参加。
2.含授课费、场地租赁费、资料费、活动期间午餐       不含学员交通、食宿等费用,需自理。
国信芯世纪南京信息科技有限公司是工业和信息化部人才交流中心的全资子公司,为本期国际名家讲堂提供会务服务并开具发票,发票内容为培训费。

请于2018年5月08日前将注册费汇至以下账户,并在汇款备注中注明款项信息(课程名称+单位+参会人姓名)。

付款信息:

户  名:国信芯世纪南京信息科技有限公司
开户行:中国工商银行股份有限公司南京浦珠路支行
帐  号: 4301014509100090749
或请携带银行卡至活动现场,现场支持 POS 机付款。

六、报名方式:

请各单位收到通知后,积极选派人员参加。报名截止日期为2018年05月08日,请在此日期前将报名回执表发送Email至:
邮件:lynne@miitec.cn​
报名咨询电话:021-51096090;
或者添加微信:moorext(微信号),暗号:SerDes课程。​

七、课程具体安排:

第一天: 05月10日

1. Introduction (Nomenclature, Standards, Analysis tools)
-简介(术语、标准、分析工具)
2. Transmitters (CML/VM/Pre-emphasis)
-发射机(CML/VM/预加重)
3. Receivers (CTLE, DFE)
-接收机 (CTLE, DFE)
4. Fundamentals of phase-locked loops
-PLLs基础

第二天: 05月11日 

5. Advanced clock generation circuits (DPLLs, Hybrid PLLs)
   -高级时钟生成电路 (DPLLs, Hybrid PLLs)
6. Advanced clock generation circuits (MDLLs, ILCMs, Supply-regulated)
   -高级时钟生成电路(MDLLs, ILCMs, Supply-regulated)
7. Fundamentals of clock and data recovery
   -时钟数据恢复(CDR)基础
8. Advanced clock and data recovery architectures
   -高级时钟数据恢复架构

八、教授简介:

Pavan Hanumolu教授

Pavan Hanumolu现在是伊利诺伊大学香槟分校电气和计算机工程系教授。他于2006年获得俄勒冈州立大学电气工程与计算机科学博士学位。Hanumolu博士的研究兴趣专注于模拟和数字信号处理、传感器接口、有线通信系统和功率转换的高能效集成电路实现。他目前担任IEEE固态电路杂志(JSSC)的副编辑,并担任过国际固态电路会议(ISSCC)、VLSI电路研讨会和定制集成电路会议等协会技术程序委员会委员。 并当选IEEE固态电路协会AdCom(2015-2017)的成员。
Pavan Hanumolu is currently a Professor in the Department of Electrical and Computer Engineering at the University of Illinois, Urbana-Champaign. He received Ph.D. degree from the School of Electrical Engineering and Computer Science at Oregon State University, Corvallis, in 2006. Dr. Hanumolu’s research interests are in energy-efficient integrated circuit implementation of analog and digital signal processing, sensor interfaces, wireline communication systems, and power conversion. He currently serves as an Associate Editor of the IEEE Journal of Solid-State Circuits and has served as a Technical Program Committee Member of the International Solid-State Circuits Conference, Symposium on VLSI Circuits, and Custom Integrated Circuits Conference. He was an elected member of the IEEE Solid-State Circuits Society AdCom (2015-2017).